Современные инструменты верификации систем-на-кристалле: Code Coverage, SDF-моделирование, Verilog-AMS и UVM в среде Simtera IC Поговорили о том, как сделать верификацию поведенческого дизайна на Verilog и SystemVerilog не просто формальной задачей, а эффективным и управляемым процессом. Разобрали, зачем нужен анализ покрытия кода, что дает моделирование с задержками по SDF и цифро-аналоговое моделирование, как использовать UVM для построения тестовых сред в Simtera IC. Отдельно затронули отечественные решения и их возможности, без которых сегодня никуда.
В рамках ежегодной конференции «Микроэлектроника 2025» представил доклад о последних результатах работы компании ЭРЕМЕКС в области САПР цифрового моделирования
Выступление с обзорным докладом о всех существующих на российском рынке САПР проектирования микроэлектроники : БМК, ПЛИС и СБИС.
В докладе приводится информации о САПР «Ковчег», X-CAD, Simtera/SimteraIC
На отраслевой конференции Микроэлектроника 2024 был представлен доклад о проблемах и методах реализации LEC (logic equivalence check) — инструментов проверки логический эквивалетности.
Данный инструмент необходим для валидации работы синтезаторов. Был создан минимально жизнеспособный продукт (MVP) по LEC с кодовым названием babyLEC.
В докладе познакомимся с новыми возможностями Delta Design Simtera — кроссплатформенной системы функциональной верификации и моделирования HDL-проектов, которая работает даже на отечественной ОС Astra Linux. Среди них — поддержка моделирования вплоть до SystemVerilog-2023 и более качественный синтез. Также поговорим про Verilog-AMS моделирование, STA и LEC.
Выступление на секции «Системы проектирования и моделирования электронных компонентов и систем» на ежегодной конференции Микроэлектроника 2023.
В докладе провел обзор и сравнение известных алгоритмов технологического замощения (techmapping) в базис библиотечных компонентов PDK СБИС (ASIC) или ячеек(slice) ПЛИС(FPGA)
Третья совместная статья в журнале «Современная электроника» с Аркадием Константиновичем Поляковым — автором книг по разработке цифровой микроэлектроники : «Языки VHDL и Verilog в проектировании цифровой аппаратуры»
В статье описывается работа с графическими редакторами для ввода описания проектируемых объектов. Рассматривается наполнение базы библиотек компонентов САПР Delta Design Simtera цифровыми моделями, их параметризация и использования
Вторая совместная статья в журнале «Современная электроника» с Аркадием Константиновичем Поляковым — автором книг по разработке цифровой микроэлектроники : «Языки VHDL и Verilog в проектировании цифровой аппаратуры»
Первая совместная статья в журнале «Современная электроника» с Аркадием Константиновичем Поляковым — автором книг по разработке цифровой микроэлектроники : «Языки VHDL и Verilog в проектировании цифровой аппаратуры»
В статье рассматриваются вопросы создания HDL-тестов для верификации работы отечественной системы цифрового проектирования и моделирования Delta Design Simtera