В работе (стр. 841 — 848) рассматривается язык описания смешанной цифро-аналоговой аппаратуры Verilog-AMS и рассматриваются особенности его реализации с учётом опыта работы над пакетом SPICE-моделирования. Приводится базовый синтаксис описания логических элементов в Verilog-AMS. Проводится сравнение подходов SPICE и Verilog-AMS, рассматриваются возможности и ограничения каждого из них. На простом примере показывается моделирование поведения аналоговой схемы под воздействием сигнала, значение которого переключается в цифровом блоке.
